发布时间:2020-12-28 阅读量:1947 来源: 我爱方案网 作者: 刘工程师
【编者按】本文主要从电平的规范、应用说明和电平转换的详细解说入手,为工程师们打造TTL与CMOS电平细节说明,再通过应用说明,进一步剖析理论,将理论转化为实践
一、电平规范
1、名称解释
Uoh -> 输出高电平,Uol -> 输出低电平;
Uih -> 输入高电平,Uil -> 输入低电平。
2、TTL电平
TTL集成电路主要由BJT晶体管构成,如STC单片机,电平规范如下:
输出模式: Uoh ≥ 2.4V,Uol≤0.4V;
输入模式: Uih ≥ 2.0V,Uil≤0.8V;
3、CMOS电平
CMOS集成电路主要由MOS管构成,如STM32单片机,电平规范如下:
输出模式: Uoh ≈ VCC,Uol≈GND;
输入模式: Uih ≥ 0.7*VCC,Uil≤0.2*VCC;
二、应用说明
1、3.3V/5V TTL 驱动 3.3V CMOS
可以直接驱动
2、3.3V/5V TTL 驱动 5V CMOS
高电平输出大于2.4V,如果落在2.4V至3.5V之间,CMOS电路不能检测到高电平,需要进行电平转换。
3、3.3V/5V CMOS 驱动 3.3V/5V TTL
可以直接驱动。
4、3.3V CMOS 驱动 5V CMOS
高电平输出3.3V, CMOS电路不能检测到高电平,需要进行电平转换。
如果是其它电平,请参考TTL与CMOS电平规范判断是否需要进行电平转换。
三、电平转换
利用TTL晶体管的OC门与上拉电阻实现电平转换。
OC门:BJT晶体管的集电极开漏输出。
1、3.3V to 5V
说明:R1与Q1组成OC门,配合R2上拉至5V,实现电平转换。Tx输出0V,Q1导通,Rx端为0.3V左右;Tx输出3.3V,Q1截止,RX端为5V,完成电平转换功能。
2、5V to 3.3V
说明:R3与Q2组成OC门,配合R5上拉至3.3V,实现电平转换。Tx输出0V,Q1导通,Rx端为0.3V左右;Tx输出5V,Q1截止,RX端为3.3V,完成电平转换功能。
四、小结
TTL与CMOS电平是集成电路常用的电平,应用时需要根据电平规范进行匹配与转换。
TTL与CMOS电平涉及的知识点很多,本文只是简要的介绍了下,仅仅起到抛砖引玉的作用,日后设计过程中,需要不断的总结经验,沟通交流,以达到真正的理解,灵活运用。
作者介绍:刘工程师(笔名),在软硬件技术上有10年的经验,在单片机的经验更是突出,解决过多个单片机难题,可接单片机和软件开发等项目。目前在开讲单片机的教学,教程会在我爱方案网更新,敬请期待!公众号【硬件家园 】
版权声明:本文为博主原创,未经本人允许,禁止转载!
【小知识】时钟芯片一种高性能、低功耗、带RAM的实时时钟电路,英文名称:Real-time Clock/Calendar Chip(简称:RTC),可以对年、月、日、周日、时、分、秒进行计时,具有闰年补偿功能。采用IIC通信接口。
晶振作为电子设备的"心跳发生器",其起振状态直接决定系统能否正常运行。本文深度解析四种检测方法的实战要点:示波器法需规避探头电容引发的停振风险,万用表电压法需警惕芯片故障导致的误判,频率计通过波形特征精准锁定起振状态,而听声辨振实为认知误区——人耳可闻的异常声响反而暴露晶振缺陷。随着5G/新能源产业爆发式增长,国产晶振厂商正加速技术攻坚,保障起振检测的可靠性已成为行业刚需。
可编程晶振改变频率的核心原理是:通过内部集成的锁相环(PLL)和数字分频/倍频电路,对基础石英晶体产生的固定频率进行精密的数学运算(分频、倍频、分数分频),最终输出一个用户通过数字接口(如I²C、SPI)编程设定的目标频率。
晶振是电路中可以提供高度稳定时钟信号的元器件。通常一个系统共用一个晶振,便于各部分保持同步,一起“干大事”。比如在我们常用的计算机系统中,晶振可比喻为各板卡的“心跳”发生器,如果主卡的“心跳”出现问题,必定会使其他各电路出现故障。人体的心跳搏动,离不开血液。晶振也是一样,离不开电流。
晶振自身产生时钟信号,为各种微处理芯片作时钟参考,晶振相当于这些微处理芯片的心脏,没有晶振,这些微处理芯片将无法工作。晶振的作用就是为系统提供基本的时钟信号。通常一个系统共用一个晶振,便于各部分保持同步。有些通讯系统的基频和射频使用不同的晶振,而通过电子调整频率的方法保持同步。晶振主要运用于单片机、DSP、ARM、PowerPC、CPLD/FPGA等CPU,以及PCI接口电路、CAN接口电路等通讯接口电路。