DDR5进程推进,存储市场或迎曙光

发布时间:2020-10-23 阅读量:718 来源: 华强电子网 发布人: Viva

作为DDR4的后继者,DDR5是下一代同步动态随机存取存储器(SDRAM)。DDR存储器可在单个时钟周期内发送和接收两次数据信号,并允许更快的传输速率和更高的容量。

 

虽然DDR内存中的大多数开发都是适度的增量,重点是性能改进以满足服务器和个人计算机应用程序要求,但从DDR4到DDR5的跨越是一个更大的飞跃。在需要更多带宽的驱动下,DDR5在强大的封装中带来了全新的架构。

 

 image.png

 

通过纵观DRAM三巨头:美光,SK海力士和三星的DDR5进程,总览DDR5技术的推进情况和性能提升。

 

今年年初,美光宣布采用行业领先的1z纳米制程的DDR5寄存型DIMM(RDIMM)已开始出样。DDR5是迄今为止技术上最为先进的DRAM,其内存性能提升至少85%,从而应对下一代服务器负载。如今数据中心的系统架构正在提供日益增多的处理器核心数、以及更大的内存带宽与容量,而DDR5使内存密度翻倍,并同时提升可靠性。

 

相比DDR4,DDR5的运算速度提升了163%,而芯片晶体管密度提升了300%。快速增多的数据集和计算密集型应用环境产生了更高要求的工作负载,进而带来处理器核心数的增长,但目前的DRAM技术无法满足带宽需求。相较于DDR4,DDR5性能提升逾1.85倍。DDR5还实现了现代数据中心所需要的可靠性、可用性和可服务性(RAS)。

 

image.png

 

与此同时,DDR5也对DRAM制造商提出了新的要求。DRAM制造商将在未来采用EUV技术来制造最先进的DRAM。今年早些时候,三星宣布已交付了100万个基于EUV技术的10纳米级(D1x)DDR4(第四代双倍数据速率)DRAM。这些模块已完成全球客户评估,这一成就为EUV更卓越的应用打开了大门,为高级个人计算机、手机、企业服务器和数据中心等许多应用创建解决方案。

 

今年初,公司开始在韩国华城的三星半导体新生产线大规模生产——这是一条专门的EUV技术生产线。现在,三星正在进一步扩展技术界限,公司刚刚推出了一条基于10纳米级工艺技术的16 千兆字节(Gb)第五代低功耗双倍数据速率内存(LPDDR5)移动DRAM芯片的大规模生产线。三星将EUV应用于该工艺。

 

DUV光刻使用193纳米波长,而EUV光刻使用13.5纳米波长——这是显著的改善。这样可以绘制更精细的电路,从而可以在相同的表面积中存储更多的数据。使电路更精细意味着更多的逻辑门能够容纳在单个芯片内。因此,这些芯片继而变得更加强大和节能。在部署EUV时,芯片的表面面积得到更有效的使用,因此,业内众多企业将完善自己的生产线技术。

 

三星在EUV程序上占有优势。得益于其优质的半导体制造技术和专业技能,公司成功将EUV工艺应用于DRAM生产。三星已经大规模生产特定的EUV应用产品,并准备在不久的将来提高其大规模制造能力。

 

 image.png

 

而SK海力士也在同步推动DDR5的进程。SK海力士将于今年开始限量生产下一代DRAM,早于2018年11月亦宣布开发了业界首个根据JEDEC标准的1Ynm 16Gb DDR5 DRAM。在规格表中,SK海力士研究的DDR5由3200–8400MHz。相较下按照JEDEC 标准,DDR4的速度范围为1600–3200MHz,但目前已看到各制造商已将DDR4的速度提升到5000MHz。

 

当然刚起步时不会看到8400MHz的速度,但等到技术成熟后,很大机会可以达到。若考虑将DDR5增加50%频宽,那在第一个更新中将看到保守的4800MHz DRAM速度,对比DDR4DIMM上标准速度(通常为2800MHz)仍然较快。

 

在容量而言,DDR5最高可支援64Gb,在单DIMM上最多可支援64GB DDR5。SK海力士还计划生产24Gb和32Gb DRAM(24GB/48GB 容量),具体取决于闪存供应商是否要采用双容量路线。

 

 image.png

 

在以5G、自动驾驶车辆、AI、AR、VR、大数据以及其它应用为代表的第四次工业革命中,DDR5DRAM可用于HPC和AI数据分析。DDR5还可基于16Gb乃至24Gb单块芯片提供更为广泛的密度,满足云服务客户的需求。相比之前版本,DDR5支持的密度更高,性能可扩展性更强,在引领大数据和AI时代方面,牢固地占据了一席之地。

 

根据IDC的调研结果,市场对DDR5的需求预计从2020年起出现增长。至2021年,DDR5占DRAM市场的25%,至2022年为44%。在产品更新换代的环境下,DRAM市场或将迎来快速反弹。

 

而在NAND方面,3D NAND技术也在不断推进当中。根据TechInsights显示,三星,SK海力士和美光都将在今年推出128层堆栈的NAND产品。三星目前正在开发具有160层堆栈的第7 代V-NAND快闪记忆体,而且在相关方面的技术也取得重大进展。目前,三星的第7代V-NAND快闪记忆体将采用双堆栈的技术来达到更多堆栈层的目的,这样可以使得容量更大,使用范围也更加广泛。就现阶段来说,如果完成160层堆栈的V-NAND快闪记忆体开发,将会是业界对高堆叠层数的产品,超越目前最大的128层堆栈产品。

 

 image.png

 

第二季度存储器半导体市场规模随着在家办公和远程教育的扩散,服务器、PC需求增加,DRAM和NAND闪存都呈现出增长趋势。DRAM和NAND闪存分别比去年同期增长15.3%和15.5%,达到171亿美元和145亿美元,比去年同期增长34%和6.5%。同时,DRAM和NAND闪存价格也因需求增加而持续上升,分别上涨了14.4%和1.7%。

 

9月是产业传统“备货”旺季,国内将迎来“国庆”假期黄金周,后续还有双11、双12等线上购物活动,同时西方国家也将迎来购物季,比如:感恩节、圣诞节等。虽然美国“疫情”严重,但塔吉特百货、沃尔玛等鼓励购物者提前从10月份或在线上购物,错开人流高峰。新款iPhone于下半年上市,也有望推高存储市场的需求。而DDR5性能相比较于DDR4的大幅提升,所带来的新产品的替代效应将刺激DRAM市场的销售情况。我们对下半年存储市场的复苏以及存储市场的长期潜力充满希望。


相关资讯
从32%到14%!西门子并购Excellicon破解芯片流片困局

在全球半导体设计复杂度持续攀升的背景下,时序收敛已成为芯片流片成功的关键挑战。西门子数字工业软件公司于2025年5月宣布与美国EDA初创企业Excellicon达成收购协议,旨在通过整合后者在时序约束开发、验证及管理领域的领先技术,强化其集成电路设计工具链的完整性与竞争力。此次并购标志着西门子EDA向全流程解决方案的进一步延伸,其产品组合将覆盖从约束文件编写到物理实现的完整闭环。

英飞凌、纳微半导体入局,英伟达HVDC联盟剑指下一代AI数据中心标准

随着生成式AI模型的参数量突破万亿级别,数据中心单机架功率需求正以每年30%的速度激增。传统54V直流配电系统已逼近200kW的物理极限,而英伟达GB200 NVL72等AI服务器机架的功率密度更是突破120kW,预计2030年智算中心机架功率将达MW级。为此,英伟达在2025年台北国际电脑展期间联合英飞凌、纳微半导体(Navitas)、台达等20余家产业链头部企业,正式成立800V高压直流(HVDC)供电联盟,旨在通过系统性技术革新突破数据中心能效瓶颈。

从分销龙头到智造推手:大联大如何以“双擎计划”重构半导体生态价值链?

在全球半导体产业深度变革与工业4.0深化阶段,大联大控股以创新驱动与生态协同的双重引擎,再度彰显行业领军地位。据Brand Finance 2025年5月9日发布的“中国品牌价值500强”榜单显示,大联大品牌价值同比提升12.3%,排名跃升至第218位,连续三年实现位次进阶。这一成就不仅源于其在亚太分销市场28.7%的占有率(ECIA数据),更与其“技术增值+场景赋能”的战略转型密不可分。面对工业数字化万亿规模市场机遇,公司通过深圳“新质工业”峰会推动23项技术合作落地;凭借MSCI连续三年AA级ESG评级,构建起覆盖绿色供应链与低碳创新的治理架构;而在汽车电子赛道,则以“生态立方体”模式缩短技术创新产业化周期。随着“双擎计划”的启动,这家半导体巨头正以全链协同之势,重塑智造升级的技术底座与商业范式。

AMD对决NVIDIA:Radeon AI Pro R9700能否撼动RTX 5080的市场地位?

2025年5月21日,AMD在台北国际电脑展(Computex 2025)正式发布首款基于RDNA 4架构的专业显卡Radeon AI Pro R9700,标志着其在AI加速领域的全面发力。该显卡采用台积电N4P工艺打造的Navi 48芯片,晶体管密度达到每平方毫米1.51亿个,相较前代提升31%。凭借32GB GDDR6显存、1531 TOPS的INT4算力及四卡并联技术,R9700瞄准AI推理、多模态模型训练等高负载场景,直接挑战NVIDIA在专业显卡市场的统治地位。

革新电流传感技术:TMR电流传感器的核心技术优势与市场蓝海分析

在工业自动化、新能源及智能电网领域,电流检测的精度与可靠性直接影响系统安全性与能效表现。传统霍尔(Hall)电流传感器因温漂大、响应速度慢等缺陷,已难以满足高精度场景需求。多维科技(Dowaytech)基于自主研发的隧道磁电阻(TMR)技术,推出了一系列高精度、低温漂、高频响的电流传感器,成为替代传统方案的革新力量。