【投稿】分立差动放大器与集成解决方案

发布时间:2019-09-5 阅读量:825 来源: 我爱方案网 作者: Jordyn Ansari和Chau Tran

问题:

为什么要多花钱少办事?

 di1.png

 

回答

经典的分立差动放大器设计非常简单。一个运算放大器和四电阻网络有何复杂之处?

但是,这种电路的性能可能不像设计人员想要的那么好。本文从实际生产设计出发,讨论了与分立电阻相关的一些缺点,包括增益精度、增益漂移、交流共模抑制(CMR)和失调漂移等方面。

经典的四电阻差动放大器如图1所示。

 

 di2.png

1.经典分立差动放大器

 

该放大器电路的传递函数为:

 

R1 = R3R2 = R4,则公式1简化为:

 

这种简化有助于快速估算预期信号,但这些电阻绝不会完全相等。此外,电阻通常有低精度和高温度系数的缺点,这会给电路带来重大误差。

例如,使用良好的运算放大器和标准的1%100 ppm/°C增益设置电阻,初始增益误差最高可达2%,温度漂移可达200ppm/°C。为了解决这个问题,一种解决方案是使用单片电阻网络实现精密增益设置,但这种结构很庞大且昂贵。除了低精度和显著的温度漂移之外,大多数分立差动运算放大器电路的CMR也较差,并且输入电压范围小于电源电压。此外,单片仪表放大器会有增益漂移,因为前置放大器的内部电阻网络与接入RG引脚的外部增益设置电阻不匹配。

解决所有这些问题的最佳办法是使用带内部增益设置电阻的差动放大器,例如AD8271。通常,这些产品由高精度、低失真运算放大器和多个微调电阻组成。通过连接这些电阻可以创建各种各样的放大器电路,包括差动、同相和反相配置。芯片上的电阻可以并联连接以提供更广泛的选项。相比于分立设计,使用片内电阻可为设计人员带来多项优势。

运算放大器电路的直流性能大部分取决于周围电阻的精度。这些内部电阻布局紧密匹配,并经过激光调整和匹配精度测试。因此,它能保证增益漂移、共模抑制和增益误差等特性高度精确。图1所示的电路集成后可提供0.1%的增益精度和小于10 ppm/°C的增益漂移,如图2所示。

 di3.png

2.增益误差与温度的关系——AD8271与分立解决方案比较

 

交流性能

在电路尺寸方面集成电路比印刷电路板(PCB)小得多因此相应的寄生数也较小对交流性能有利。例如AD8271运算放大器的正负输入端有意不提供输出引脚。这些节点不连接到PCB上的走线,电容保持较低,从而提高环路稳定性并优化整个频率范围内的共模抑制。性能比较参见图3

 

 di4.png

3.CMRR与频率的关系——AD8271与分立解决方案CMRR比较

 

差动放大器的一项重要功能是抑制两路输入的共信号。参考图1,如果电阻R1R4不完全匹配(或者当增益大于1时,R1R2R3R4的比率不匹配),那么部分共模电压将被差动放大器放大,并作为V1V2之间的有效差压出现在VOUT处,其无法与实际信号相区分。如果电阻不理想,那么部分共模电压将被差动放大器放大,并作为V1V2之间的有效差压出现在VOUT 处,其无法与实际信号相区分。差动放大器抑制这一部分电压的能力称为共模抑制。该参数可以表示为共模抑制比(CMRR)或转换为分贝(dB)。分立解决方案的电阻匹配不如集成解决方案中的激光调整电阻匹配那么好,这可以从图4中输出电压与CMV的关系曲线看出来。

 ad6.png

4.输出电压与共模电压的关系——AD8271与分立解决方案比较

 

假设使用理想运算放大器,则CMRR为:

 

其中,Ad为差动放大器的增益,t为电阻容差。因此,对于单位增益和1%电阻,CMRR50 V/V或约34 dB;使用0.1%电阻时,CMRR增加到54 dB。即使采用具有无限大共模抑制的理想运算放大器,整体CMRR也会受电阻匹配的限制。某些低成本运算放大器具有60 dB70 dB的最小CMRR,使误差更为糟糕。

 

低容差电阻

放大器在其指定工作温度范围内通常表现良好,但必须考虑外部分立电阻的温度系数。对于带有集成电阻的放大器,电阻可以进行漂移调整和匹配。布局通常使电阻相互靠近,因此它们会一同漂移,从而降低其失调温度系数。在分立情况下,电阻在PCB上散开,匹配情况也不如集成方案,产生的失调温度系数会更差,如图5所示。

 

 di7.png

5.系统失调与温度的关系——AD8271与分立解决方案比较

 

无论是分立式或是单芯片,四电阻差动放大器的使用都非常广泛。由于只有一个器件放置在PCB上,而不是多个分立元件,因此可以更快速、更高效地构建电路板,并节省大量面积。

为了获得稳定且值得投入生产的设计,应仔细考虑噪声增益、输入电压范围和CMR(达到80 dB或更高)。这些电阻均采用相同的低漂移薄膜材料制成,因此在一定温度范围内可提供出色的比例匹配。

 

结论

通过本文很容易看出内置增益设置电阻的放大器与分立差动放大器之间的区别。

 


欢迎工程师或FAE来投稿,凡是未经发布的首发原创稿必有重金酬谢!投稿请联系包工头(微信ID:kuaibao52)


  查看投稿细则》

1068961199.jpg

相关资讯
车规晶振选型指南:3分钟破解ADAS时钟稳定性难题

在汽车电子智能化、网联化与电动化深度融合的浪潮中,车载时钟系统的精度与可靠性正成为决定整车性能的核心命脉。作为电子架构的"精准心跳之源",车规级晶振的选型直接影响ADAS感知、实时通信、动力控制等关键功能的稳定性。面对严苛路况、极端温差及十年以上的生命周期挑战,工程师亟需兼具高稳定性与强抗干扰能力的时钟解决方案——小扬科技将聚焦车规级晶体/晶振核心参数,3分钟助您精准锁定最优型号。

破局图像传感器选型难题:成像性能、系统兼容与工具支持的协同​

在技术创新的浪潮中,图像传感器的选型是设计与开发各类设备(涵盖专业与家庭安防系统、机器人、条码扫描仪、工厂自动化、设备检测、汽车等)过程中的关键环节。选择最适配的图像传感器需要对众多标准进行复杂的综合评估,每个标准都直接影响最终产品的性能和功能。从光学格式(Optical Format)和动态范围(Dynamic Range),到色彩滤波阵列(CFA)、像素类型、功耗及特性集成,这些考量因素多样且相互交织、错综复杂。

破解时钟难题:5大场景下压控晶振选型黄金法则(附参数对照表)

压控晶振(VCXO)作为频率调控的核心器件,已从基础时钟源升级为智能系统的"频率舵手"。通过变容二极管与石英晶体的精密耦合,实现电压-频率的线性转换,其相位噪声控制突破-160dBc/Hz@1kHz,抖动进入亚纳秒时代(0.15ps)。在5G-A/6G预研、224G光通信及自动驾驶多传感器同步场景中,VCXO正经历微型化(2016封装)、多协议兼容(LVDS/HCSL/CML集成)及温漂补偿算法的三重技术迭代。

核心差异剖析:晶振 vs. 实时时钟芯片(RTC) - 脉冲源与时间管理者的角色划分

在电子设备的精密计时体系中,晶体振荡器与实时时钟芯片如同时间系统的"心脏"与"大脑":晶振通过石英晶体的压电效应产生基础频率脉冲,为系统注入精准的"生命节拍";而实时时钟芯片则承担时序调度中枢的角色,将原始频率转化为可追踪的年月日时分秒,并实现闹钟、断电计时等高级功能。二者协同构建现代电子设备的"时间维度"。

无人机的“眼”与“脑”:解密自主导航与感知核心技术

无人机已不再是简单的飞行器,而是集成了尖端感知与决策能力的空中智能载体。其核心系统——特别是自主导航与感知技术——是实现其在测绘、巡检、农业、物流、安防等多个领域高效、精准作业的关键。本文将深入剖析无人机如何通过这些核心技术“看见”、“思考”并“规划”路径,实现真正意义上的自主飞行能力。