四大性能检测技巧带你玩转数字集成电路

发布时间:2016-10-27 阅读量:1009 来源: 我爱方案网 作者: cicyxu

如果数字集成电路的供电电压正常,焊接良好,而测得其电源引脚的电压值过低,则可判定该被测数字集成 电路已损坏。

一、电压法判断数字集成电路好坏
  
1、如果数字集成电路的供电电压正常,焊接良好,而测得其电源引脚的电压值过低,则可判定该被测数字集成 电路已损坏。
2、如果测得数字集成电路电源电压引脚的电压值正常,但其他引脚的电压值大多失常,则说明接地引脚是虚焊,而该集成电路大多正常。
3、如果测得数字集成电路的个别或少数几个引脚的电压值偏离正常值较大,则应先检查与这个引脚所对应原外围元器件电路是否有故障,如电阻短路、断路、电容漏电或被击穿等。若外围元器件电路无故障,则说明该被测数字集成电路已损坏。
4、如果测得数字集成电路的大多数引脚的电压值均偏离正常值较多,并且其供电电源电压正常、电源和接地引脚都没虚焊,则可判定该数字集成电路已损坏。
  
二、TTL电路质量性能的检测
  
仔细观察TTL集成电路的型号,查找相关数据手册,找出该集成电路的接地端,最好能查到其内部电路图或接线图。
  
将万用表的选择开关拨至R×1K档,黑表笔接待测集成电路的接地端,红表笔依次测试各输入端和输出端对地的直流电阻值。正常情况下,集成电路各引脚对地电阻值应为3~10kΩ。若某一引脚对地电阻阻值小于1 kΩ或大于12 kΩ,则该集成电路已经损坏。
  
将万用表红笔接地,用黑表笔依次测试集成电路各输入端和输出端。在正常情况下,各端对地的反向电阻值均应大于40 kΩ。而损坏的集成电路各引脚对地电阻值则低于1 kΩ。正常的TTLT电路的电源正、负引脚,其正向电阻值与反向电阻值均较其他引脚对地电阻值小,最大不超过10 kΩ。若此值为零或无穷大,则说明此集成电路的电源引脚已损坏。
  
三、电压法区分TTL电路与CMOS电路
  
根据其型号区分,如CC4000、CD4006和MC14021均属于CMOS电路,而CT3020和74系列均属于TTL电路。
  
根据其电源电压区分,在不知道数字集成电路型号的情况下,若其能在3~4.5V或5.5~18V的电压下正常工作,则可以肯定它是CMOS电路。也可用万用表测试集成电路的输出电平,当电源电压为5V时,将电路的输入端接高电平、低电平,再用万用表测试输出端,测试出的高低电平之差若接近5V,则是CMOS集成电路;若接近3.5V,则是TTL集成电路。
  
根据其输出电平的电压值来区分:以最简单的门电路为例,电源电压选用5V,将万用表置于直流电压10V档,把集成电路的输入端依次接高、低电平,分别测量其输出端的高、低电平所对应的电压值。如果它们之间的差值接近5V,则它是CMOS电路;如果它们之间的差值接近3.5V,则它是TTL电路。
  
四、区分CMOS电路与高速CMOS电路
  
由于CMOS电路的电源电压为3~18V,而高速CMOS电路电源电压为2~6V,因此当给集成电路加上2~2.5V的电压后,若集成电路正常工作,则说明集成电路是高速CMOS电路,否则,此集成电路是CMOS电路。

相关资讯
寒武纪,暴增4300%:AI芯片独角兽的爆发式增长

近日,AI芯片企业寒武纪(Cambricon)发布业绩预告,其营收或利润出现惊人增长,同比增幅高达4300%,引发资本市场和科技行业的广泛关注。这一数据不仅标志着寒武纪自身发展的重大突破,也折射出中国AI芯片行业在技术突破、市场拓展和生态构建方面的显著进展。

BLDC电机控制与驱动器全解析:技术优势引爆智能应用新纪元

BLDC电机控制与驱动器技术正朝着智能化、集成化、高效化方向持续演进。

高精密数字源表在霍尔效应测试中的关键应用与技术优势

霍尔效应是指当电流垂直于外磁场方向通过导体时,在导体两侧会产生电势差的现象。在现代材料科学和半导体工业中,霍尔效应测试已成为表征材料电学性能的重要手段,能够精确测量载流子浓度、迁移率、电阻率等关键参数。然而,精确的霍尔测量面临着多重技术挑战:微弱信号的检测(通常为微伏级)、高精度电流源需求、复杂的温度环境影响以及多参数同步测量需求。

揭秘芯片制造“隐形守护者”:Seal Ring 技术究竟有何玄机?

Seal Ring,中文常译为“密封环”或“保护环”,是位于芯片最外层的一圈特殊结构,通常由多层金属和介质材料构成,环绕在芯片有源电路区域(即核心功能模块)的四周。它并非用于信号传输或数据处理,而是作为一种物理和电气的“防护屏障”,主要作用是保护芯片内部精密的电路结构免受外部环境和制造工艺的影响。

14名"内鬼"窃取华为芯片技术获刑,商业间谍案敲响警钟

14名犯罪嫌疑人因非法获取、泄露华为公司商业秘密,被法院依法判处有期徒刑。