最新技术新闻:如何用2D石墨烯打造原子级电路?

发布时间:2016-07-15 阅读量:723 来源: 我爱方案网 作者:

【导读】美国罗伦斯伯克利国家实验室的科学家开发出一种新的化学组装方法,能够实现仅有原子厚度的晶体管与电路,从而为下一代电子与计算机运算技术铺路。

美国能源部罗伦斯伯克利国家实验室(Berkeley Lab)开发出一种结合采用2D石墨烯材料和二硫化钼(MoS2)晶体管的组装方法。

该方法在以石墨烯衬底的二氧化硅基板上蚀刻窄通道,接着再以过渡金属二硫属化物(TMDC)或更具体的是MoS2。这两种材料均为只有一原子层的2D结构。这种合成方法能够覆盖几平方公分大小的区域,从而开启了在晶圆厂以晶圆实现商用规模生产的可能性。

“这项成果可说是朝着在更小面积打造原子级电路或封装更多运算能力的可扩展、可重复之路跨出了一大步,”伯克利国家实验室资深研究员Xiang Zhang表示。

研究人员们着眼于仅有一个分子厚的2D晶体,作为延续摩尔定律的替代材料。这些晶体也至于受到硅晶的限制。

在此背景下,柏克来实验室的研究人员开发出一种生长单层半导体的方式,如TMDC MoS2,将导电石墨烯层蚀刻于通道中。采用两种原子层组合的方式形成纳米级接面,让石墨烯得以有效注入电子于MoS2信道的导电带。这些接面能够实现原子级厚度的晶体管,研究人员指出,相较于仅采用金属触点注入电流于TMDC的传统方法,这种采用2D材料组装电路的方式更有助于提高性能。
【导读】美国罗伦斯伯克利国家实验室的科学家开发出一种新的化学组装方法,能够实现仅有原子厚度的晶体管与电路,从而为下一代电子与计算机运算技术铺路。  美国能源部罗伦斯伯克利国家实验室(Berkeley Lab)开发出一种结合采用2D石墨烯材料和二硫化钼(MoS2)晶体管的组装方法。  该方法在以石墨烯衬底的二氧化硅基板上蚀刻窄通道,接着再以过渡金属二硫属化物(TMDC)或更具体的是MoS2。这两种材料均为只有一原子层的2D结构。这种合成方法能够覆盖几平方公分大小的区域,从而开启了在晶圆厂以晶圆实现商用规模生产的可能性。  “这项成果可说是朝着在更小面积打造原子级电路或封装更多运算能力的可扩展、可重复之路跨出了一大步,”伯克利国家实验室资深研究员Xiang Zhang表示。  研究人员们着眼于仅有一个分子厚的2D晶体,作为延续摩尔定律的替代材料。这些晶体也至于受到硅晶的限制。  在此背景下,柏克来实验室的研究人员开发出一种生长单层半导体的方式,如TMDC MoS2,将导电石墨烯层蚀刻于通道中。采用两种原子层组合的方式形成纳米级接面,让石墨烯得以有效注入电子于MoS2信道的导电带。这些接面能够实现原子级厚度的晶体管,研究人员指出,相较于仅采用金属触点注入电流于TMDC的传统方法,这种采用2D材料组装电路的方式更有助于提高性能。  1 示意图显示2D晶体的化学组成。首先将石墨烯蚀刻于通道中,TMDC MoS2开始在通道内沿着边缘形成核心。在这些边缘上,MoS2稍微重迭在石墨烯顶部。最后,MoS2进一步生长的结果,完整地填充了这些通道。  光学和电子显微镜影像,以及光谱映像,分别确认有关于成功形成与2D晶体功能性等各种不同方面。  研究团队将这些晶体管组装于逆变器的逻辑电路中,展示了这些结构的适用性,并进一步强调该技术适于于量产商用IC以及组装原子计算机。  伯克利国家实验室首席研究员暨伯克利大学(UC Berkeley)博士生Mervin Zhao表示,“这两种2D晶体能以兼容于现有半导体制造的方式,以晶圆级进行合成。藉由整合我们的技术与其他的生长系统,未来的运算可望完全以原子级晶体来完成。”
示意图显示2D晶体的化学组成。首先将石墨烯蚀刻于通道中,TMDC MoS2开始在通道内沿着边缘形成核心。在这些边缘上,MoS2稍微重迭在石墨烯顶部。最后,MoS2进一步生长的结果,完整地填充了这些通道。

光学和电子显微镜影像,以及光谱映像,分别确认有关于成功形成与2D晶体功能性等各种不同方面。

研究团队将这些晶体管组装于逆变器的逻辑电路中,展示了这些结构的适用性,并进一步强调该技术适于于量产商用IC以及组装原子计算机。

伯克利国家实验室首席研究员暨伯克利大学(UC Berkeley)博士生Mervin Zhao表示,“这两种2D晶体能以兼容于现有半导体制造的方式,以晶圆级进行合成。藉由整合我们的技术与其他的生长系统,未来的运算可望完全以原子级晶体来完成。”
相关资讯
中国PC市场2025年第一季度分析报告:消费驱动增长,本土品牌崛起

2025年第一季度,中国大陆PC市场(不含平板电脑)迎来开门红,整体出货量达到890万台,同比增长12%,呈现稳健复苏态势。与此同时,平板电脑市场表现更为亮眼,出货量达870万台,同比大幅攀升19%,显示出移动计算设备的持续受欢迎。

安森美携AI驱动听力解决方案亮相第九届北京国际听力学大会

2025年6月17日,上海——全球智能电源与感知技术领导者安森美(onsemi, NASDAQ: ON) 在第九届北京国际听力学大会上展示了革新性听力健康技术。公司凭借Ezairo系列智能音频平台,重点呈现了人工智能在可穿戴听觉设备中的前沿应用,彰显其在个性化听觉解决方案领域的创新领导力。

国产超低功耗霍尔传感器突破可穿戴设备微型化极限——艾为电子Hyper-Hall系列技术解析与行业前景

在AI与可穿戴设备爆发式发展的背景下,传统霍尔传感器受限于封装尺寸(普遍≥1.1×1.4mm)和功耗水平(通常>4μA),难以满足AR眼镜、智能戒指等新兴设备对空间与能效的严苛需求。艾为电子依托17年数模混合芯片设计经验,推出新一代Hyper-Hall系列霍尔传感器,通过0.8×0.8×0.5mm FCDFN封装与0.8μA工作功耗(后续型号将达0.1μA),实现体积较传统方案缩小60%,功耗降低80%。该系列支持1.1-5.5V宽电压,覆盖18-100Gs磁场阈值,提供推挽/开漏双输出模式,为微型电子设备提供底层传感支撑。

HBM技术演进路线图深度解析:从HBM4到HBM8的十年革新

韩国科学技术院(KAIST)近期发布长达371页的技术预测报告,系统勾勒出2026至2038年高带宽内存(HBM)的发展路径。该研究基于当前技术趋势与行业研发方向,提出从HBM4到HBM8的五大代际升级框架,覆盖带宽、容量、能效及封装架构的突破性演进。

三星HBM3E拿下AMD大单 288GB内存重塑AI算力格局

韩国媒体Business Korea最新披露,全球处理器巨头AMD日前推出的革命性AI芯片MI350系列,已确认搭载三星电子最新研发的12层堆叠HBM3E高带宽内存。这一战略性合作对三星具有里程碑意义,标志着其HBM技术在新一代AI计算平台中获得核心供应商地位。