技术方案:设计PCB时的抗静电放电方法

发布时间:2016-04-21 阅读量:769 来源: 我爱方案网 作者:

【导读】在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD.以下是一些常见的防范措施。

在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。通过调整PCB布局布线,能够很好地防范ESD.尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100.对于顶层和底层表面都有元器件、具有很短连接线。

来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。

在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD.以下是一些常见的防范措施。

尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的 1/10到1/100.尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。

对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于60mm,如果可能,栅格尺寸应小于13mm.确保每一个电路尽可能紧凑。

尽可能将所有连接器都放在一边。

如果可能,将电源线从卡的中央引入,并远离容易直接遭受ESD影响的区域。

在引向机箱外的连接器(容易直接被ESD击中)下方的所有PCB层上,要放置宽的机箱地或者多边形填充地,并每隔大约13mm的距离用过孔将它们连接在一起。

在卡的边缘上放置安装孔,安装孔周围用无阻焊剂的顶层和底层焊盘连接到机箱地上。

PCB装配时,不要在顶层或者底层的焊盘上涂覆任何焊料。使用具有内嵌垫圈的螺钉来实现PCB与金属机箱/屏蔽层或接地面上支架的紧密接触。

在每一层的机箱地和电路地之间,要设置相同的“隔离区”;如果可能,保持间隔距离为0.64mm.在卡的顶层和底层靠近安装孔的位置,每隔100mm沿机箱地线将机箱地和电路地用1.27mm宽的线连接在一起。与这些连接点的相邻处,在机箱地和电路地之间放置用于安装的焊盘或安装孔。这些地线连接可以用刀片划开,以保持开路,或用磁珠/高频电容的跳接。

如果电路板不会放入金属机箱或者屏蔽装置中,在电路板的顶层和底层机箱地线上不能涂阻焊剂,这样它们可以作为ESD电弧的放电极。

要以下列方式在电路周围设置一个环形地:

(1)除边缘连接器以及机箱地以外,在整个外围四周放上环形地通路。

(2)确保所有层的环形地宽度大于2.5mm。

(3)每隔13mm用过孔将环形地连接起来。

(4)将环形地与多层电路的公共地连接到一起。

(5)对安装在金属机箱或者屏蔽装置里的双面板来说,应该将环形地与电路公共地连接起来。不屏蔽的双面电路则应该将环形地连接到机箱地,环形地上不能涂阻焊剂,以便该环形地可以充当ESD的放电棒,在环形地(所有层)上的某个位置处至少放置一个0.5mm宽的间隙,这样可以避免形成一个大的环路。信号布线离环形地的距离不能小于0.5mm.在能被ESD直接击中的区域,每一个信号线附近都要布一条地线。

I/O电路要尽可能靠近对应的连接器。

对易受ESD影响的电路,应该放在靠近电路中心的区域,这样其他电路可以为它们提供一定的屏蔽作用。

通常在接收端放置串联的电阻和磁珠,而对那些易被ESD击中的电缆驱动器,也可以考虑在驱动端放置串联的电阻或磁珠。

通常在接收端放置瞬态保护器。用短而粗的线(长度小于5倍宽度,最好小于3倍宽度)连接到机箱地。从连接器出来的信号线和地线要直接接到瞬态保护器,然后才能接电路的其他部分。

在连接器处或者离接收电路25mm的范围内,要放置滤波电容。

(1)用短而粗的线连接到机箱地或者接收电路地(长度小于5倍宽度,最好小于3倍宽度)。

(2)信号线和地线先连接到电容再连接到接收电路。

要确保信号线尽可能短。

信号线的长度大于300mm时,一定要平行布一条地线。

确保信号线和相应回路之间的环路面积尽可能小。对于长信号线每隔几厘米便要调换信号线和地线的位置来减小环路面积。

从网络的中心位置驱动信号进入多个接收电路。

确保电源和地之间的环路面积尽可能小,在靠近集成电路芯片每一个电源管脚的地方放置一个高频电容。

在距离每一个连接器80mm范围以内放置一个高频旁路电容。

在可能的情况下,要用地填充未使用的区域,每隔60mm距离将所有层的填充地连接起来。

确保在任意大的地填充区(大约大于25mm×6mm)的两个相反端点位置处要与地连接。

电源或地平面上开口长度超过8mm时,要用窄的线将开口的两侧连接起来。

复位线、中断信号线或者边沿触发信号线不能布置在靠近PCB边沿的地方。

将安装孔同电路公地连接在一起,或者将它们隔离开来。

(1)金属支架必须和金属屏蔽装置或者机箱一起使用时,要采用一个零欧姆电阻实现连接。

(2)确定安装孔大小来实现金属或者塑料支架的可靠安装,在安装孔顶层和底层上要采用大焊盘,底层焊盘上不能采用阻焊剂,并确保底层焊盘不采用波峰焊工艺进行焊接。

不能将受保护的信号线和不受保护的信号线并行排列。

要特别注意复位、中断和控制信号线的布线。

(1)要采用高频滤波。

(2)远离输入和输出电路。

(3)远离电路板边缘。

PCB要插入机箱内,不要安装在开口位置或者内部接缝处。

要注意磁珠下、焊盘之间和可能接触到磁珠的信号线的布线。有些磁珠导电性能相当好,可能会产生意想不到的导电路径。

如果一个机箱或者主板要内装几个电路板,应该将对静电最敏感的电路板放在最中间。
相关资讯
三星奥斯汀工厂将量产苹果iPhone 18图像传感器 供应链格局生变

苹果公司与三星电子达成战略合作,将于2026年在三星得克萨斯州奥斯汀半导体工厂量产下一代iPhone图像传感器(CIS)。这项采用新型堆叠晶圆技术的芯片将首次应用于iPhone 18系列,通过双片晶圆粘合工艺显著提升能效和运算性能。此前苹果的CIS供应长期由索尼独家承担,此举标志着其核心零部件供应体系十年来的重大变革。

AMD二季度营收创新高,AI芯片战略蓄力待发

2025年8月5日,美国芯片巨头AMD公布截至6月30日的第二季度业绩。财报显示,公司单季营收达76.85亿美元(约合人民币556亿元),同比增长32%,超越市场预期的74亿美元,创历史新高。但受出口管制导致的库存减值拖累,Non-GAAP净利润同比下滑31%至7.81亿美元,每股收益0.48美元略低于预期。尽管第三季度营收指引87亿美元高于分析师预测,盘后股价仍下跌4.2%。

环球晶宣布GWA与苹果合作,推进美国本土先进硅晶圆制造

(2025年8月7日)半导体硅晶圆领先供应商环球晶圆(GlobalWafers)于今日宣布,其美国子公司GlobalWafers America LLC (GWA) 已与科技巨头苹果公司(Apple)达成一项全新的战略供应链伙伴关系。这一合作将有力推动美国本土半导体制造关键材料的供应,标志着美国重塑芯片供应链战略取得实质性进展。

联电7月及前七月营收解读:环比上升韧性足,展望Q3出货增但警惕汇率风险​

全球领先的半导体晶圆专工企业联华电子(联电,UMC)今日正式公布了其2025年7月份合并营收报告。数据显示,公司当月营业收入达到新台币200.4亿元(约折合人民币48.1亿元)。相较于2025年6月份,营收环比呈现积极势头,增长幅度为6.5%。不过,与2024年同期相比,则微幅减少了4.1%,显示出去年同期高基数的对比影响。

格芯2025Q2财报:汽车芯片增36%难抵Q3展望低迷,股价单日跌超9%

2025年8月5日,全球半导体代工巨头格芯公布2025财年第二季度(截至6月30日)财报:季度营收达16.9亿美元,同比增长3.7%,略高于市场预估的16.8亿美元;非国际财务报告准则(Non-IFRS)每股收益0.42美元,大幅超越预期的0.35美元。然而,因第三季度营收指引(16.8亿美元±0.25亿美元)及每股收益(0.38美元±0.05美元)显著低于市场此前预期的17.9亿美元和0.41美元,当日公司股价重挫9.34%,收盘报32.8美元/股。