FPGA设计无法下载?原来是接地惹得祸

发布时间:2015-12-9 阅读量:2324 来源: 我爱方案网 作者:

【导读】在我爱方案网论坛里面有位热心的网友遇到FPGA设计无法下载的问题,相信对于初学者,这个问题比较常见。那么到底是什么原因呢,是FPGA本身芯片的问题,还是原始硬件设计的问题,想知道答案吗?请看广大网友是如何分析的。
 
网友自己设计的FPGA系统板无法进行JTAG下载,Quartus软件报错Error: Can't access JTAG chain;Error: Operation failed,芯片是EP3C10E144C8N。可以利用AS模式下载,但闪烁灯程序不运行,没有任何显示。
 
用万用表测量JTAG、AS引脚电压,TMS、TDS上拉10k电阻,电压都很低,接近于0,CONF_DONE、nCONFIG电压也几近于0。将EP3C10拆卸后,检测电压都为高电平,但是焊上就都变低,电源电压和USB-blaster下载线都没有问题的。这是为什么呢?
 
FPGA设计原理图如下:
FPGA设计无法下载?原来是接地惹得祸
 
第一种可能性:FPGA板中的NCE引脚不应该接下拉电阻;
 
网友解释:NCE接下拉电阻是参照购买的FPGA开发板的原理图,将上拉10K电阻换成5.1K电阻,电压还是0,但是换成100欧姆电阻,TMS、TDO电压为2.2V,CONF_DONE、nCONFIG电压为3.0V,相当于电阻压降为0.3V,觉得很是奇怪。

第二种可能性:FPGA的硬件原理图设计有误,芯片背面的145引脚没接地;
 
网友解释:由于是初学者,之前没有注意到这个接地的问题,实际焊盘如下图:PCB封装145脚是方形焊盘,四角有4个很小的过孔,焊完芯片也无法直接确定该引脚是否连上。
 
网友后来在方形焊盘加上锡,再用热风枪吹背面,JTAG就能下载了,网友顿时恍然大悟,原来真是背面145引脚未连地的缘故,广大FPGA爱好者,这个对你是否有帮助呢?

【相关阅读】


 
 
相关资讯
寒武纪,暴增4300%:AI芯片独角兽的爆发式增长

近日,AI芯片企业寒武纪(Cambricon)发布业绩预告,其营收或利润出现惊人增长,同比增幅高达4300%,引发资本市场和科技行业的广泛关注。这一数据不仅标志着寒武纪自身发展的重大突破,也折射出中国AI芯片行业在技术突破、市场拓展和生态构建方面的显著进展。

BLDC电机控制与驱动器全解析:技术优势引爆智能应用新纪元

BLDC电机控制与驱动器技术正朝着智能化、集成化、高效化方向持续演进。

高精密数字源表在霍尔效应测试中的关键应用与技术优势

霍尔效应是指当电流垂直于外磁场方向通过导体时,在导体两侧会产生电势差的现象。在现代材料科学和半导体工业中,霍尔效应测试已成为表征材料电学性能的重要手段,能够精确测量载流子浓度、迁移率、电阻率等关键参数。然而,精确的霍尔测量面临着多重技术挑战:微弱信号的检测(通常为微伏级)、高精度电流源需求、复杂的温度环境影响以及多参数同步测量需求。

揭秘芯片制造“隐形守护者”:Seal Ring 技术究竟有何玄机?

Seal Ring,中文常译为“密封环”或“保护环”,是位于芯片最外层的一圈特殊结构,通常由多层金属和介质材料构成,环绕在芯片有源电路区域(即核心功能模块)的四周。它并非用于信号传输或数据处理,而是作为一种物理和电气的“防护屏障”,主要作用是保护芯片内部精密的电路结构免受外部环境和制造工艺的影响。

14名"内鬼"窃取华为芯片技术获刑,商业间谍案敲响警钟

14名犯罪嫌疑人因非法获取、泄露华为公司商业秘密,被法院依法判处有期徒刑。