发布时间:2014-01-26 阅读量:854 来源: 发布人:
硬件平台
本通信系统的硬件平台由以下几个部分组成:S3C2410主CPU芯片控制嵌入式外围设备的存储、通信、保护、调试、显示等操作;DSP和FPGA负责信号数据的采集和处理;CS8900A负责网络数据的收发;其他部分还包括串口RS232的通信、LCD的数据显示、数据存储FLASH和SDRAM以及其他硬件控制等。本硬件通信平台的原理框图如图1所示。
图1 嵌入式网络通信平台
嵌入式操作系统选用的是μcosⅡ,μcosⅡ作为目前市场上最小的嵌入式操作系统得到了广泛的应用,提供任务问通信、同步使用的信号量、邮箱和消息队列;具有良好的可裁剪性。
TCP/IP协议栈LwIP的移植
LwIP由几个模块组成,除TCP/IP协议的实现模块外(IP,ICMP,UDP,TCP),还有包括许多相关支持模块。这些支持模块包括:操作系统模拟层、缓冲与内存管理子系统、网络接口函数及一组Internet校验和计算函数。缓冲与内存管理子系统等大部分模块LwIP都已经独立出来,在移植的过程中不需要改动,我们只需要实现操作系统模拟层以及底层硬件驱动就可以正常工作。
操作系统模拟层存在的目的主要是为了方便LwIP的移植,它在底层操作系统μcosⅡ和LwIP之间提供了一个接口。这样,我们在移植LwIP到一个新的目标系统时,只需修改这个接口即可。操作系统模拟层需要实现信号量操作函数、邮箱操作函数和线程操作函数三类。
为支持操作系统模拟层,还需要完成与CPU或编译器相关的定义,如数据类型、数据长度、字的高低位顺序等,这些应该与实现μC/OS-Ⅱ时相一致。另外需要注意的是由于一个网络可能由不同的体系结构的CPU组成,其字节顺序可能有两种方式:Little-endian顺序和Big-endian顺序。需要注意字节顺序的相互匹配。
底层网络驱动的实现
底层网络驱动的框架LwIP已经为我们实现了绝大部分(如图2所示),我们只需要在作者设计好的框架中完成与底层硬件相关的部分即可。即我们只需要实现与硬件相关的网卡初始化函数网络数据包发送函数和网络数据包接收函数。
图2 LwIP底层驱动框图
本方案所采用的底层网络芯片CS8900A是C IRRU SLO G IC公司生产的低功耗、性能优越的16位以太网控制器,功能强大。突出特点是使用灵活,其物理层接口、数据传输模式和工作模式等都能根据需要而动态调整,通过内部寄存器的设置来适应不同的应用环境。它的主要特点是符合IEEE 802.3以太网标准;片内带有4K字节的RAM来存储发送和接收数据;与主机之间的数据通讯方式有I/O模式、Memory模式和DMA模式,在电路设计时可根据具体情况灵活选择;带有传送、接收低通滤波的10Base2T连接端口;支持10Base2,10Base5和10Base2F的AU I接口;自动生成报头,自动进行CRC检验,冲突后自动重发;全双工和半双工可选模式。
CS8900A初始化部分的主要内容如下:
软件复位,并检查复位完成标志是否置位;
设定Memory工作模式,使其4K内存地址映射到主机内存中;
设定临时使用的以太网物理地址,真实地址需要向权威机构申请;
设定接收帧的类型,至少要能接收广播;
确定数据的传送方向,一般设为全双工方式;
中断使能允许;
使能接收中断;
确定CS8900A的中断管脚号,根据硬件线路使用情况来确定;
接收发送使能。
其中需要说明的是由于TCP/IP通信非常频繁,在ARM中接收发送数据采用中断模式占用资源太多,因此本文采用的是查询方式,也可以保证数据的基本通信。
CS8900A的数据发送基本流程如下:在收到由主机发来的数据报后,侦听网络线路。如果线路忙,它就等到线路空闲为止,否则,立即发送该数据帧。发送过程中,首先,它添加以太网帧头(包括先导字段和帧开始标志),然后,生成CRC校验码,最后,将此数据帧发送到以太网上。数据发送流程图如图3所示。
数据接收时,它将从以太网收到的数据帧在经过解码、去掉帧头和地址检验等步骤后缓存在片内。在CRC校验通过后,它会根据初始化配置情况,通知主机CS8900A收到了数据帧,然后传到主机的存储区中。数据接收流程图如图4所示。
图3 CS8900A数据接收流程图
上层Socket基本通信实现
LwIP已经实现了大部分的Socket网络连接函数,我们要实现Socket,的基本通信,只需要在此基础上通过调用其Socket网络连接函数实现简单的客户机/服务器模式即可。仪器作为服务器方,主机作为客户机进行连接。实现结果如图5所示,发送程控命令FREQ 300,返回FREQ 300.000000MHzOK表示设置成功。
图4 Socket通信示意图
结束语
本系统已经在场强仪AV3942中使用,能够通过网络对其进行远程控制,实践证明,该系统简便实用,能够方便、灵活的实现各种通信系统的互联。
全球半导体产业正迎来新一轮技术迭代浪潮。市场研究机构TrendForce最新报告显示,随着人工智能算力需求呈现指数级增长,三大DRAM原厂加快推进HBM4产品研发进程。作为第四代高带宽存储技术的集大成者,HBM4在架构创新与性能突破方面展现出显著优势,预计将重构高性能计算芯片的产业格局。
2025年5月22日,电子设计自动化领域巨头Cadence正式发布HBM4内存IP解决方案,其数据传输速率达到业界领先的12.8Gbps,较前代HBM3E产品带宽翻倍。该方案基于JEDEC最新发布的JESD270-4规范,针对AI训练与高性能计算(HPC)系统的内存带宽需求进行了全面优化。
2025年5月,全球半导体巨头意法半导体(STMicroelectronics,NYSE: STM)发布了业界首款集成双加速度计与AI处理功能的微型惯性测量单元(IMU)——LSM6DSV320X。该传感器在3mm×2.5mm的超小封装内融合了运动跟踪(±16g)和高强度冲击检测(±320g)能力,并通过嵌入式机器学习核心(MLC)实现了边缘智能。意法半导体APMS产品部副总裁Simone Ferri表示:“这一创新架构将为智能设备提供前所未有的交互灵活性和数据精度,推动消费电子、工业安全及医疗健康等领域的技术革新。”
全球TWS耳机市场在2025年第一季度展现出强劲复苏态势。根据Canalys最新数据,该季度全球出货量达7,800万台,同比增长18%,创下自2021年以来的最高增速。这一反弹标志着市场在经历阶段性调整后,正式迈入以技术迭代与消费升级为核心驱动力的新周期。
2025年5月,全球工业技术制造巨头Littelfuse(NASDAQ:LFUS)正式发布TLSM系列表面贴装轻触开关,凭借200万次超长寿命、SPDT(单刀双掷)配置及IP54防护等级,重新定义了高频使用场景下的开关可靠性标准。在当前消费电子微型化、工业设备智能化的趋势下,传统轻触开关普遍面临寿命短(10-100万次)、环境适应性差(高温/高湿下性能衰减)、触感与耐用性难以平衡等痛点。TLSM系列通过材料革新与结构优化,不仅解决了行业长期存在的技术瓶颈,更瞄准了工业4.0、智能汽车、医疗设备等新兴市场的增量需求。