发布时间:2013-11-13 阅读量:797 来源: 我爱方案网 作者:
【中国,2013年11月13日】——为解决电子开发人员所面临的重要的功耗挑战,Cadence设计系统公司(纳斯达克:CDNS)今天推出Voltus IC电源完整性解决方案(Voltus IC Power Integrity Solution),提供卓越性能的电源分析以满足下一代芯片设计的需要。Voltus IC电源完整性解决方案利用独特的新技术并结合Cadence IC、Package、PCB和系统工具使设计团队在整个产品开发周期更好地管理芯片设计的电源问题,以取得更快的设计收敛。
飞思卡尔半导体(Freescale Semiconductor)首席技术官Ken Hansen表示:“我们在早期就与Cadence合作,以验证Voltus技术,对其在不影响精度的情况下显著提升的性能印象深刻。这种性能的提升对帮助我们实现产品上市时间目标起着无可估量的作用。”
紧随5月份推出Tempus 时序签收解决方案的步伐,Voltus解决方案的推出标志着Cadence今年旨在加快设计签收和收敛的第二项重大新产品面世。利用Voltus解决方案,Cadence客户可通过下述关键功能将电源签收收敛和分析阶段的时间缩短至最低:
·新的大规模分布式并行电源完整性分析引擎比其竞争产品性能提升高达10倍;
·层次化体系架构与并行执行可扩展到多个CPU内核和服务器,可实现高达10亿instances规模的设计分析;
·SPICE-精度的解决方案提供最准确的电源签收结果;
·Physically-aware的电源完整性优化,例如早期电源网格 分析、去耦合电容和电源门控分析可提高物理实现质量和加快设计收敛。
Voltus IC 电源完整性解决方案可作为独立产品提供这些功能,当它与下述其他Cadence工具结合在一起可提供更大的效益:
·与Tempus时序签收解决方案一起使用,是业界第一个统一的用于更快的收敛时序和功率签收的解决方案;
·与Encounter 数字实现系统(Encounter Digital Implementation System)和Allegro Sigrity Power Integrity结合,可为包括芯片、封装和PCB在内的设计提供独特与全面的电源完整性解决方案;
·与Virtuoso Power System结合在一起,可分析模拟混合信号SoC设计中的定制/模拟IP;
·与Palladium Dynamic Power Analysis功能一起使用,通过真实功耗激励进行精确的IC芯片电源完整性分析。
“由于电源问题在SoC中发挥着日益增长的作用,我们认识到现有的技术不能满足复杂设计的需要,” Cadence数字与签收部门资深副总裁Anirudh Devgan表示。“Voltus IC电源完整性解决方案为这些挑战提供了解决方案,我们所有的早期使用者都表示它们在性能和功能上取得了巨大成功,包括对业界最大芯片的按时流片。”
Voltus技术通过了台积电16纳米 FinFET制程的设计规则手册第0.5版的认证。为了满足台积电EDA工具验证标准,Voltus解决方案可以让客户获得精确的静态和动态IR压降分析,满足16纳米FinFET的先进的电迁移设计规则对精度的要求。Cadence正与台积电合作完成设计规则手册第1.0版的认证。
可用性
Voltus IC电源完整性解决方案现在可供使用。Cadence将于11月21日在位于加州圣何塞的Cadence总部召开的Signoff Summit展示Voltus的功能。
关于Cadence
Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、IP、设计服务,设计和验证用于消费电子、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,以服务于全球电子产业。
在现代电子设备中,USB接口已成为数据传输和电力供应的标准配置。一个优秀的USB接口PCB设计不仅能确保信号完整性,还能最大限度地发挥接口的理论传输速度
8月21日,中国半导体行业迎来里程碑式进展——领开半导体成功研发并量产28nm以下嵌入式闪存(e-Flash)技术,一举打破国外厂商在该领域的长期垄断。这一突破不仅填补了国内高端存储芯片的技术空白,更为国产MCU、汽车电子及AIoT设备的自主可控提供了关键支撑。
近日,有外媒报道称,美国特朗普政府正考虑以“国家安全”为由,强行入股包括英特尔在内的三大芯片巨头,以加强对半导体产业的控制。这一消息迅速引发行业震动,外界担忧此举可能重塑全球芯片产业格局,并对供应链产生深远影响。
在全球科技竞争格局深刻重构的背景下,中国电子产业正迎来国产替代与自主创新的历史性机遇。第106届中国电子展紧扣《"十四五"规划》制造强国战略,聚焦基础电子元器件、集成电路等"卡脖子"领域,集中展示从材料、设备到应用的国产化突破成果。
在现代电子系统设计中,混合信号PCB的接地策略直接影响电路性能与信号完整性。晶振作为时序控制的核心元件,其接地方式需严格遵循噪声抑制与电流回流路径优化的基本原则。