Cadence解决方案助力创意电子20纳米SoC成功流片

发布时间:2013-07-9 阅读量:665 来源: 我爱方案网 作者:

【导读】Cadence公司宣布,设计服务公司创意电子使用Cadence® Encounter数字实现系统和Cadence光刻物理分析器成功完成20纳米系统级芯片测试芯片流片。双方工程师运用Cadence解决方案克服实施和可制造性设计验证挑战,并最终完成设计。

2013年7月9日,全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,设计服务公司创意电子(GUC)使用Cadence Encounter数字实现系统(EDI)和Cadence光刻物理分析器成功完成20纳米系统级芯片(SoC)测试芯片流片。双方工程师通过紧密合作,运用Cadence解决方案克服实施和可制造性设计(DFM)验证挑战,并最终完成设计。

在开发过程中,创意电子使用Cadence Encounter解决方案用于支持20纳米布局布线流程所有的复杂步骤,包括双图形库的制备、布局、时钟树综合、保持固定、布线和布线后优化。创意公司还使用Cadence Litho Physical Analyzer ( 光刻物理分析器)用于DFM验证,将20纳米工艺变化的不确定性变成可预见影响从而有助于缩短设计周期。

 “我们选择Cadence作为这项开发的合作伙伴是由于Cadence在高级节点方面具有被证实的经验,” 创意电子设计方法部总监曾凯文先生表示。“台积电工艺20纳米SoC测试芯片的成功流片是双方紧密合作和Cadence Encounter与DFM解决方案高性能表现的直接成果。”

 “随着客户转向20纳米,他们正面临新的挑战,例如双成形和工艺变化等都大大增加了风险,”Cadence Silicon Realization集团研发高级副总裁徐季平博士表示。“Cadence已在实施和DFM验证工具方面解决了这些高级节点的挑战。公司正与合作伙伴紧密协作来验证这些新流程以降低风险,使其更容易让客户胸有成竹转向20纳米制程节点。

关于Cadence

Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、IP、设计服务,设计和验证用于消费电子、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,以服务于全球电子产业。

相关资讯
中国PC市场2025年第一季度分析报告:消费驱动增长,本土品牌崛起

2025年第一季度,中国大陆PC市场(不含平板电脑)迎来开门红,整体出货量达到890万台,同比增长12%,呈现稳健复苏态势。与此同时,平板电脑市场表现更为亮眼,出货量达870万台,同比大幅攀升19%,显示出移动计算设备的持续受欢迎。

安森美携AI驱动听力解决方案亮相第九届北京国际听力学大会

2025年6月17日,上海——全球智能电源与感知技术领导者安森美(onsemi, NASDAQ: ON) 在第九届北京国际听力学大会上展示了革新性听力健康技术。公司凭借Ezairo系列智能音频平台,重点呈现了人工智能在可穿戴听觉设备中的前沿应用,彰显其在个性化听觉解决方案领域的创新领导力。

国产超低功耗霍尔传感器突破可穿戴设备微型化极限——艾为电子Hyper-Hall系列技术解析与行业前景

在AI与可穿戴设备爆发式发展的背景下,传统霍尔传感器受限于封装尺寸(普遍≥1.1×1.4mm)和功耗水平(通常>4μA),难以满足AR眼镜、智能戒指等新兴设备对空间与能效的严苛需求。艾为电子依托17年数模混合芯片设计经验,推出新一代Hyper-Hall系列霍尔传感器,通过0.8×0.8×0.5mm FCDFN封装与0.8μA工作功耗(后续型号将达0.1μA),实现体积较传统方案缩小60%,功耗降低80%。该系列支持1.1-5.5V宽电压,覆盖18-100Gs磁场阈值,提供推挽/开漏双输出模式,为微型电子设备提供底层传感支撑。

HBM技术演进路线图深度解析:从HBM4到HBM8的十年革新

韩国科学技术院(KAIST)近期发布长达371页的技术预测报告,系统勾勒出2026至2038年高带宽内存(HBM)的发展路径。该研究基于当前技术趋势与行业研发方向,提出从HBM4到HBM8的五大代际升级框架,覆盖带宽、容量、能效及封装架构的突破性演进。

三星HBM3E拿下AMD大单 288GB内存重塑AI算力格局

韩国媒体Business Korea最新披露,全球处理器巨头AMD日前推出的革命性AI芯片MI350系列,已确认搭载三星电子最新研发的12层堆叠HBM3E高带宽内存。这一战略性合作对三星具有里程碑意义,标志着其HBM技术在新一代AI计算平台中获得核心供应商地位。