发布时间:2013-05-31 阅读量:711 来源: 我爱方案网 作者:
赛灵思公司和台积公司公司今天共同宣布联手推动一项赛灵思称之为“FinFast”的专项计划,采用台积公司先进的16纳米FinFET (16FinFET)工艺打造拥有最快上市、最高性能优势的FPGA器件。双方分别投入所需的资源组成一支专属团队,针对FinFET工艺和赛灵思UltraScale™ 架构进行最优化。基于此项计划,16FinFET测试芯片预计2013年晚些时候推出,而首款产品将于2014年问市。
此外, 两家公司也在共同合作藉助台积公司的CoWoS 3D IC制造流程以实现最高级别的3D IC系统集成度及系统级性能, 双方在此领域合作的相关产品将稍后择期另行发布。
图 Xilinx携手台积打造最高性能优势的FPGA器件
赛灵思公司总裁兼CEO Moshe Gavrielov指出:“我非常相信,赛灵思同台积公司在16纳米“FinFast”计划上的合作将延续双方之前在各项先进技术上所获得的成果和领导地位。我们致力于和台积公司合作是因为台积公司在工艺技术、设计实现、服务、支持、质量和产品交货等各方面,都是专业集成电路制造服务行业的领导者。”
台积公司董事长兼CEO张忠谋博士表示:“我们同赛灵思携手合作,致力于将业界最高性能、最高集成度的可编程器件迅速导入市场。我们将通力合作, 于2013年和2014年分别先后推出采用台积公司20SoC工艺与16FinFET工艺的世界级产品。”
台积公司最近宣布将16FinFET工艺技术的生产进程提前至2013年。赛灵思与台积公司的合作,除了将充分受惠于该工艺技术生产进度加快之外,还享有台积公司16FinFET技术所带来的高性能与低功耗优势。
赛灵思同台积公司的合作,将高端FPGA的各项需求导入FinFET的开发过程,恰如其在28HPL和20SoC工艺开发时的做法一样,双方将进一步针对台积公司的工艺技术、赛灵思的UltraScale架构和新一代开发工具统统进行最优化, 以实现最佳合作成果。UltraScale 是赛灵思的最新ASIC级架构,能从20纳米平面式工艺到16纳米以及更先进的FinFET工艺进行扩展,也可以通过3D IC 技术进行系统单芯片的扩展。
相关阅读:
LTE时代,从方案,市场面面观FPGA厂商如何动作?
http://www.52solution.com/industrial-art/80015116
ASIC/ASSP在网络和数据中心市场难以为继,FPGA兴起
http://www.52solution.com/smart-grid-art/80015004
业界唯一的FPGA自适应调试软件,助力嵌入式设计
http://www.52solution.com/industrial-art/80015110
在电子电路设计中,晶振的每一项参数都与产品命运息息相关——哪怕只差0.1ppm,也可能让整板“翻车”。看似最基础的术语,正是硬件工程师每天必须跨越的隐形门槛。
在电子电路设计中,晶振的每一项参数都与产品命运息息相关——哪怕只差0.1ppm,也可能让整板“翻车”。看似最基础的术语,正是硬件工程师每天必须跨越的隐形门槛。
电路板中常用到恒温与温补这两种晶振,恒温晶振与温补晶振都属于晶体振荡器,既有源晶振,所以组成的振荡电路都需要电源加入才能工作
汽车电子系统日益复杂,尤其在48V架构、ADAS与电控系统普及的当下,对瞬态电压抑制器(TVS)的功率密度、高温耐受性及小型化提出了严苛挑战。传统大功率TVS往往体积庞大,难以适应紧凑的ECU布局。威世科技(Vishay)日前推出的T15BxxA/T15BxxCA系列PAR® TVS,以创新封装与卓越性能直面行业痛点,为下一代汽车设计注入强大保护能力。
韩国半导体巨头SK海力士近日在DRAM制造领域实现重大技术飞跃。据ZDNet Korea报道,该公司首次在其1c制程节点中成功应用6层EUV(极紫外)光刻技术,显著提升了DDR5与HBM(高带宽内存)产品的性能、密度及良率,进一步巩固其在先进内存市场的领导地位。