发布时间:2013-03-19 阅读量:672 来源: 我爱方案网 作者:
意法半导体与CMP(Circuits Multi Projets)携手宣布即日起通过CMP向大学、研究实验室和设计企业提供意法半导体的H9A CMOS制程(130纳米光刻技术节点),该样片试制服务可提供大量模拟器件和数字器件。晶片扩散工序在意法半导体法国Aix-en-Provence Rousset工厂完成。意法半导体正在以代工服务的形式向第三方提供这项制程,可用于制造现有的模拟器件平台或在超越摩尔应用领域取得的新的研发设计,如能量收集、自主智能系统以及家庭自动化集成系统。
CMP的服务目录增加意法半导体的H9A(及其衍生技术H9A_EH)制程基于双方合作取得的成功,此前,意法半导体和CMP通过意法半导体的Crolles工厂为大学和设计企业提供新一代和上一代CMOS制程,包括28纳米CMOS、45纳米(2008年推出)、65纳米(2006年推出)、90纳米(2004年推出)和130纳米(2003年推出)。CMP的客户还可使用意法半导体的28纳米FD-SOI、65纳米SOI和130纳米SOI(绝缘层上硅)以及130纳米SiGe制程。200余所大学和企业收到了意法半导体65纳米体效应和SOI CMOS制程的设计规则和设计工具。自CMP于2011年开始提供意法半导体28纳米CMOS体效应制程至今,100余所大学和微电子企业收到设计规则和设计工具,超过30片集成电路(IC)上线流片。从CMP推出28纳米FD-SOI后,30余所大学和微电子企业收到设计规则和设计工具。
CMP总监Bernard Courtois表示:“设计人员很希望使用这些制程设计IC,约300个项目采用了90纳米(2009年淘汰)设计,采用65纳米体效应的项目已超过350个。此外,已有60余个项目采用65纳米SOI设计,欧美/加拿大及亚洲的很多著名大学已接受CMP和意法半导体的合作服务。”
CMP多项目晶片代工服务让机构组织能够获得少量的通常是几十个至几千个先进IC芯片。现在,H9A设计规则和设计工具可供大学和微电子企业使用,首批申请正在批复中。首次流片预计于2013年9月,届时将为首批委托客户制造样片。
意法半导体将在下一代设计工具(DK)中提出ULP/ULQC器件(超低功耗、超低静态电流)解决方案,因为这是收集低能源和延长使用寿命的自主智能系统的一项技术要求。作为全球最先进的 200mm晶圆厂之一,意法半导体Rousset工厂是卓越的低功耗与慢占空比技术服务中心,吸引学术科研界委托创新设计试制和研究合作,近期还将提供更多的特色服务。新一代技术将兼容现有的设计工具和制程,以保持代工服务的稳定,让有兴趣的大学和设计企业得以实施中长期产品规划。
H9A CMOS制程代工服务价格为2200欧元/mm²。
全球半导体制造商ROHM于2025年5月15日宣布,推出突破性30V耐压共源Nch MOSFET产品"AW2K21"。该产品采用2.0mm×2.0mm超小型封装,典型导通电阻低至2.0mΩ,兼具业界领先的功率密度与效能表现,标志着双向供电电路设计进入新一代技术阶段。
在2025年5月15日举行的台积电技术论坛上,其全球业务资深副总经理张晓强指出,半导体产业正迎来以人工智能(AI)为核心动力的增长周期。台积电预测,2025年全球半导体产值将同比增长超10%,而到2030年,行业规模有望突破1万亿美元,其中AI贡献的占比将达到45%。这一愿景的背后,是台积电在先进制程、封装技术及多场景应用生态上的持续创新。
全球领先的微电子工程企业Melexis(迈来芯)于2025年5月15日宣布,其年度股东大会正式通过决议,任命齐玲女士与Kazuhiro Takenaka先生为董事会新成员。此次人事调整标志着公司深化亚太市场战略布局迈出关键一步,旨在通过行业资深人才的多元视角,赋能全球业务增长与区域本地化运营。
在全球制造业数字化转型加速的背景下,半导体与电子元器件领域正经历着技术范式变革。2025年5月,知名NPI代理商贸泽电子联合Analog Devices与Samtec发布的《工业应用中的机器人、AI与ML深度解析》电子书,系统阐述了智能技术如何重构现代工业体系。该著作汇集九位行业专家的前沿观点,重点揭示了三大技术演进方向:
全球半导体代工龙头企业台积电(TSMC)在5月15日举办的2024年度技术论坛中国台湾专场上,首次披露了年度产能扩张蓝图。据该公司营运/先进技术暨光罩工程副总经理张宗生透露,今年将在中国台湾地区及海外同步推进九个生产设施建设项目,包含八座尖端晶圆制造厂和一座先进封装基地,彰显其在半导体先进制程领域的持续领导力。