探秘iPhone 5的A6处理器:手工CPU实现双倍性能

发布时间:2012-12-24 阅读量:802 来源: 我爱方案网 作者:

导读:“自己研发能够左右产品附加值的核心部分”——苹果的这一思想还体现在了iPhone 5配备的新型应用处理器“A6”中。详细分析A6处理器,可以发现苹果公司倾注巨大心血设计CPU内核的痕迹。可以说,苹果如今已经成为一家真正的半导体设计企业。

“可能是想成为能以‘电路专家’的身份向半导体厂商下订单的客户”——关于苹果在2008年和2010年分别收购美国半导体设计企业P.A.semi以及Intrinsity的理由,业内人士曾做出这样的推测。

但苹果的目的远不止如此。详细分析A6处理器,发现了苹果公司倾注巨大心血设计CPU内核的痕迹。可以说,苹果如今已经成为一家真正的半导体设计企业。

从45nm改为32nm

A6与以往的iPhone处理器一样,以应用处理器和DRAM两个封装重叠在一起的PoP(package on package)构造安装在主板上。340个管脚的DRAM封装中收纳了2块标有尔必达存储器制造标记的4Gbit LPDDR2内存。主内存容量为1GB,比iPhone 4的“A4”和iPhone 4S的“A5”增加了一倍。

A6的芯片封装在采用6层布线转接板的1224管脚的封装中。芯片面积约为96.7mm2(实测值,以下相同),比A5缩小了约21%(图1)。从芯片四角的标记等来看,估计是三星电子采用32nm工艺技术制造的。与采用三星45nm工艺技术制造的A5相比,实现了微细化注1)。

      探秘iPhone 5的A6处理器:手工CPU实现“双倍性能”
图1:配备两个CPU内核和三个GPU内核苹果处理器“A6”采用了估计是三星利用32nm工艺技术制造的芯片。除了两个CPU内核和三个GPU内核外,还有大量的内置格子状SRAM块的各种运算电路。电路块的用途是推测的。

【 注1)苹果公司并不是首次采用32nm工艺技术。据调查,该公司从2012年春季就开始在“Apple TV”等产品上配备A5的32nm版。通过为此次的A6以及第四代iPad配备的“A6X”采用32nm工艺技术,估计苹果的处理器完成了从45nm工艺向32nm工艺的过渡。】

仔细观察从封装中取出的A6芯片发现,A5和A6的CPU内核设计截然不同。A5的CPU内核中除SRAM块以外看不到其他明确的形状。而A6的CPU内核中可以看到排列有序的运算器(图2),“很显然是根据数据总线手工设计的”(协助分析的人士)。A5及以前的处理器都是以工具合成为前提设计的。

       探秘iPhone 5的A6处理器:手工CPU实现“双倍性能”
图2:CPU由“自动设计”改为“手工设计”A6彻底改变了CPU部分的设计方法。与除了SRAM块以外看不到明确形状的A5的CPU相比,A6的CPU钟能看到大量清晰的小图案。估计是根据数据总线手工设计的。

CPU部分的电路规模增大

下面就来看一下这款CPU内核的真面目吧。工作频率和指令集可以通过基准测试工具“GeekBench 2”获知。在iPhone 5上运行GeekBench 2后可知,A6集成了两个支持ARMv7命令的最大约1.3GHz的CPU内核。上一代的A5集成了两个最大800MHz(iPhone 4S,iPad 2为1GHz)的“Cortex-A9”内核。二级缓存容量方面,A5和A6均为1MB,没有变化。

比较A5和A6的芯片发现,CPU部分的电路规模扩大了。A5包括二级缓存在内的CPU部分的面积为,45nm版约18.2mm2,32nm版约10.4mm2。而A6扩大到了约15.9mm2。估计是为了提高最大工作频率和单位频率的性能,所以扩大了CPU内核本身的电路规模。

 从以上分析中可以了解到,苹果并没有将ARM公司授权的内核直接安装到产品中,而是在ARM公司的架构授权下自主开发了与ARM指令集兼容的CPU内核。对于A6,苹果介绍称,“与A5相比拥有2倍的CPU性能和2倍的图形性能”。估计是通过以1.3GHz驱动ARM公司新一代 “Cortex-A15”级内核的自主CPU,实现了以往2倍的性能注2)。

【 注2)ARM公司的CPU内核每1MHz的性能如下:Cortex-A9为2.5 Dhrystone MIPS/MHz,Cortex-A15为3.5 Dhrystone MIPS/MHz。】

毫不吝惜手工作业化带来的负担

某半导体技术人员指出,“A6采用的基于数据总线的手工设计与以工具合成为前提的设计相比,需要约10倍的工作量”。可能在苹果看来,即使要承担这么大的负担,但为了实现可提高产品魅力的低耗电和高性能,也必须亲自进行CPU设计。苹果公司还有一个优势,那就是通过在iPhone、iPad和iPod touch等多款产品中采用相同的处理器,可以摊薄自行设计增加的开发成本(表1)。
       探秘iPhone 5的A6处理器:手工CPU实现“双倍性能”

从A6芯片看来,苹果有可能在CPU部分嵌入了自主机构。比如,有看起来像是双核子CPU的电路。ARM公司发布了可以在电力效率高的“Cortex-A7”和峰值性能高的Cortex-A15之间切换使用的“big.LITTLE”技术。虽然构成不一定与该技术相同,但估计A6在低电力工作时的处理和实时性高的处理等是通过子CPU来执行的。
相关资讯
从32%到14%!西门子并购Excellicon破解芯片流片困局

在全球半导体设计复杂度持续攀升的背景下,时序收敛已成为芯片流片成功的关键挑战。西门子数字工业软件公司于2025年5月宣布与美国EDA初创企业Excellicon达成收购协议,旨在通过整合后者在时序约束开发、验证及管理领域的领先技术,强化其集成电路设计工具链的完整性与竞争力。此次并购标志着西门子EDA向全流程解决方案的进一步延伸,其产品组合将覆盖从约束文件编写到物理实现的完整闭环。

英飞凌、纳微半导体入局,英伟达HVDC联盟剑指下一代AI数据中心标准

随着生成式AI模型的参数量突破万亿级别,数据中心单机架功率需求正以每年30%的速度激增。传统54V直流配电系统已逼近200kW的物理极限,而英伟达GB200 NVL72等AI服务器机架的功率密度更是突破120kW,预计2030年智算中心机架功率将达MW级。为此,英伟达在2025年台北国际电脑展期间联合英飞凌、纳微半导体(Navitas)、台达等20余家产业链头部企业,正式成立800V高压直流(HVDC)供电联盟,旨在通过系统性技术革新突破数据中心能效瓶颈。

从分销龙头到智造推手:大联大如何以“双擎计划”重构半导体生态价值链?

在全球半导体产业深度变革与工业4.0深化阶段,大联大控股以创新驱动与生态协同的双重引擎,再度彰显行业领军地位。据Brand Finance 2025年5月9日发布的“中国品牌价值500强”榜单显示,大联大品牌价值同比提升12.3%,排名跃升至第218位,连续三年实现位次进阶。这一成就不仅源于其在亚太分销市场28.7%的占有率(ECIA数据),更与其“技术增值+场景赋能”的战略转型密不可分。面对工业数字化万亿规模市场机遇,公司通过深圳“新质工业”峰会推动23项技术合作落地;凭借MSCI连续三年AA级ESG评级,构建起覆盖绿色供应链与低碳创新的治理架构;而在汽车电子赛道,则以“生态立方体”模式缩短技术创新产业化周期。随着“双擎计划”的启动,这家半导体巨头正以全链协同之势,重塑智造升级的技术底座与商业范式。

AMD对决NVIDIA:Radeon AI Pro R9700能否撼动RTX 5080的市场地位?

2025年5月21日,AMD在台北国际电脑展(Computex 2025)正式发布首款基于RDNA 4架构的专业显卡Radeon AI Pro R9700,标志着其在AI加速领域的全面发力。该显卡采用台积电N4P工艺打造的Navi 48芯片,晶体管密度达到每平方毫米1.51亿个,相较前代提升31%。凭借32GB GDDR6显存、1531 TOPS的INT4算力及四卡并联技术,R9700瞄准AI推理、多模态模型训练等高负载场景,直接挑战NVIDIA在专业显卡市场的统治地位。

革新电流传感技术:TMR电流传感器的核心技术优势与市场蓝海分析

在工业自动化、新能源及智能电网领域,电流检测的精度与可靠性直接影响系统安全性与能效表现。传统霍尔(Hall)电流传感器因温漂大、响应速度慢等缺陷,已难以满足高精度场景需求。多维科技(Dowaytech)基于自主研发的隧道磁电阻(TMR)技术,推出了一系列高精度、低温漂、高频响的电流传感器,成为替代传统方案的革新力量。