新思科技发布第一款集成化混合原型验证解决方案

发布时间:2012-06-8 阅读量:699 来源: 发布人:

中心议题:
* Synopsys集成化混合原型验证解决方案将Virtualizer虚拟原型验证和基于FPGA的HAPS原型验证结合在一起


新思科技公司(Synopsys)日前宣布了一种集成化混合原型验证解决方案,它将Synopsys的Virtualizer虚拟原型验证和Synopsys基于FPGA的HAPS原型验证结合在一起,以加速系统级芯片(SoC)硬件和软件的开发。通过对新设计的功能使用Virtualizer虚拟原型技术和对重用逻辑使用基于FPGA的HAPS原型技术,设计师能够将设计周期中软件开发的起始时间提前多达12个月。此外,Synopsys的混合原型设计解决方案可确保设计师加速对硬件/软件的集成及系统验证,显著缩短了整体的产品设计周期。凭借ARM Cortex处理器的高性能模型、基于ARM AMBA协议的事务处理器以及DesignWare IP,开发者可为了最贴近他们的设计需求,而方便地将其基于ARM处理器的设计进行分割分别进入到虚拟的和基于FPGA的原型中。

亮点:
•    通过一种混合原型同时获得两个领域的最佳技术,即无缝地将虚拟原型与基于FPGA的原型连接在一起
•    可更早地开始多核系统级芯片(SoC)的原型验证,并实现系统级模型的高性能执行,它同时通过硬件接口与外界实时链接
•    在虚拟与基于FPGA原型环境之间将SoC的不同设计单元进行分割,以使整个原型的性能最大化
•    通过对新的设计单元使用虚拟原型技术,以及对已有的逻辑使用基于FPGA的原型技术,加速系统的快速形成
•    在基于Virtualizer的环境中,改善除错可见度和对开发软件的控制
可方便地将高性能ARM® Cortex™处理器模块、ARM AMBA®互联事务处理器和Synopsys® DesignWare® IP,与您设计的其它部分一起集成到一个混合原型之中

目前,设计师在构建SoC原型时使用两种相对独立的方法:基于事务级模型(TLM)的虚拟原型验证和基于FPGA的原型验证。虚拟原型验证通过执行快速TLM而完美地适用于在没有RTL时加快的软件开发,并提供了更高效的纠错和脚本分析。基于FPGA的原型设计可提供周期精准和高性能的执行,以及直接真实接口连接。Synopsys的混合原型设计解决方案将Virtualizer虚拟原型和HAPS基于FPGA原型两者的优势精心调和在一起,以使软件开发和系统集成能在项目周期中更快完成。

 “不断增加的复杂性与软件内容与多核SoC关联在了一起,意味着系统工程师和软件开发者不能够等待硬件就位才开始他们的工作,因此他们越来越多地使用其芯片和系统的原型,”研究公司VDC Research的嵌入式软件及硬件副总裁 Chris Rommel说道。“Synopsys的‘混合’方法解决了单一SoC原型验证方法的许多限制,它使开发者可以随意地将RTL之前的事务级模型与已经存在或正在开发的RTL混合在一起,为设计团队的硬件及软件开发带来大幅度的提前。”

Synopsys的混合原型验证解决方案增强了软件栈验证,这是因为通过使用Virtualizer虚拟原型可带来非常高的处理器执行速度。它通过模拟PHY或测试设备直接连接到真实世界,该I/O模型接口叠加在基于FPGA的HAPS上。此外,设计师把已有的RTL 或IP用在基于FPGA的原型和把新功能用在SystemC事务级模型中,这样的方法在项目开发中可以更快地执行和更早地实现。

  Synopsys的高性能HAPS通用多资源总线(UMRBus)物理连接,可高效地在虚拟和基于FPGA原型验证两种环境之间传输数据。预先验证的、基于HAPS的事务处理器可支持ARM AMBA 2.0 AHB™/APB™、AXI3™、AXI-4™和AXI4-Lite™互联,它为设计师在虚拟或基于FPGA的原型验证环境之间分割SoC设计提供了很大的灵活性,分割可在AMBA 互联的通常的模块级边界进行。与传统基于FPGA的原型设计相比,使用混合原型中的基于Virtualizer环境的软件纠错能力,用户对正在开发的软件的寄存器和存储器文件拥有更大的可见度和控制能力。

 “混合原型方案给设计团队提供了硬件和软件两种原型设计方法必须提供的最佳优势,”Synopsys公司IP和系统市场营销副总裁John Koeter说道。“将Virtualizer虚拟原型技术的优势与HAPS基于FPGA的原型技术的优势通过UMRBus物理联接整合在一起,Synopsys可使设计师更快地、在设计周期中更早地开发出完全可运行的SoC原型,并加速了软件开发和对整个系统的验证。”

供货
这种混合原型验证解决方案现已可向早期采用者供货。

在DAC 2012将演示混合原型方案
Synopsys已在DAC 2012的 #1130展位上演示集成化混合原型验证解决方案。DAC于2012年6月3日-7日在美国加利福尼亚州旧金山市举行。关于Synopsys参加 DAC 2012的更多信息,请登录www.synopsys.com/dac。

相关资讯
半导体产业升级战:三星电子新一代1c DRAM量产布局解析

在全球半导体产业加速迭代的背景下,三星电子日前披露了其第六代10纳米级DRAM(1c DRAM)的产能规划方案。根据产业研究机构TechInsights于2023年8月22日发布的行业简报,这家韩国科技巨头正在同步推进华城厂区和平泽P4基地的设备升级工作,预计将于2023年第四季度形成规模化量产能力。这项技术的突破不仅标志着存储芯片制程进入新纪元,更将直接影响下一代高带宽存储器(HBM4)的市场格局。

蓝牙信道探测技术落地:MOKO联手Nordic破解室内定位三大痛点

全球领先的物联网设备制造商MOKO SMART近期推出基于Nordic Semiconductor新一代nRF54L15 SoC的L03蓝牙6.0信标,标志着低功耗蓝牙(BLE)定位技术进入高精度、长续航的新阶段。该方案集成蓝牙信道探测(Channel Sounding)、多协议兼容性与超低功耗设计,覆盖室内外复杂场景,定位误差率较传统方案降低60%以上,同时续航能力突破10年,为智慧城市、工业4.0等场景提供基础设施支持。

财报季再现黑天鹅!ADI营收超预期为何股价暴跌5%?

半导体行业风向标企业亚德诺(ADI)最新财报引发市场深度博弈。尽管公司第三财季营收预期上修至27.5亿美元,显著超出市场共识,但受关税政策驱动的汽车电子产品需求透支风险显露,致使股价单日重挫5%。这一背离现象揭示了当前半导体产业面临的复杂生态:在供应链重构与政策扰动交织下,短期业绩爆发与长期可持续增长之间的矛盾日益凸显。

全球可穿戴腕带市场首季激增13%,生态服务成决胜关键

根据国际权威市场研究机构Canalys于5月23日发布的调研报告,2025年第一季度全球可穿戴腕带设备市场呈现显著增长态势,总出货量达到4660万台,较去年同期增长13%。这一数据表明,消费者对健康监测、运动管理及智能互联设备的需求持续升温,行业竞争格局亦同步加速重构。

RP2350 vs STM32H7:性能翻倍,成本减半的MCU革新之战

2025年5月23日,全球领先的半导体与电子元器件代理商贸泽电子(Mouser Electronics)宣布,正式开售Raspberry Pi新一代RP2350微控制器。作为RP2040的迭代升级产品,RP2350凭借双核异构架构(Arm Cortex-M33 + RISC-V)、硬件级安全防护及工业级性价比,重新定义了中高端嵌入式开发场景的技术边界。该芯片通过多架构动态切换、可编程I/O扩展及4MB片上存储等创新设计,解决了传统微控制器在实时响应能力、跨生态兼容性与安全成本矛盾上的核心痛点,为工业自动化、消费电子及边缘AI设备提供了更具竞争力的底层硬件方案。