发布时间:2011-08-18 阅读量:714 来源: 发布人:
中心议题:
*全面的系统级方法
在电费占运营成本 (OPEX) 很大一部分,而运营成本则占总成本约 70% 的情况下,降低功耗对运营商来说已刻不容缓。以前,芯片提供商想办法通过晶体管和工艺技术来降低功耗。虽然晶体管是产生功耗的主要原因,但并非唯一因素,而且通过晶体管来降低功耗作用是有限的。
通过更全面的系统级方法能够更有效地降低功耗。只有全面兼顾芯片工艺技术,充分发挥功率感知型 (power-aware tool) 工具的作用,在代码设计时即考虑到低功耗需要,调整系统级架构,同时采用能够显著降低系统级功耗的算法(如在远程射频头应用中使用数字预失真 [DPD]),就能获得最佳成效。
选择合适的芯片技术合作伙伴将使您受益匪浅。赛灵思正是采用上述全面而系统的措施来处理电源管理问题的,而不是单纯狭隘地关注晶体管和工艺节点技术。Xilinx® FPGA 平台解决方案能帮助设计人员采用功率优化设计方案和系统级设计与集成方法,全面解决功耗问题。从设计层面来说,赛灵思功率感知型工具和广泛的低功耗参考设计库以及应用指南都能帮助工程师优化整体功耗。此外,赛灵思技术精良的应用工程师团队还可帮助设计人员达到严格的功耗目标。赛灵思工程师能够帮助客户逐步采取设计优化技术,如折叠 DSP 密集型设计以缩小设计尺寸等,从而使用尺寸更小的器件来降低静态功耗和成本。
从系统级层面来说,赛灵思对集成度的重视也获得了非常好的结果。例如,在单个 FPGA 上高度集成多个分立组件能够大幅降低系统 I/O 的总量,进而显著降低功耗。此外,在远程射频头中采用 DPD 等高级算法也能使电信设备制造商 (TEM) 使用功耗和成本均较低的功率放大器,这将对系统级功耗产生巨大影响。
显然,赛灵思认识到不能完全忽视晶体管和工艺节点技术在降低功耗方面的作用。与其前代 40 纳米系列相比,赛灵思 28 nm 7 系列 FPGA 将总体功耗锐降 50%。在晶体管技术方面,赛灵思的低功耗工艺及其对多种晶体管尺寸的使用,能够最大限度地降低静态功耗。赛灵思 FPGA 针对DSP、存储器以及 SERDES 使用硬模块,这与同类竞争 DSP 和其它 FPGA 设计相比最大限度地降低了动态功耗。
在晶体管层面解决功耗难题只是降低功耗和节约运营成本的一个起点,而只有全面综合地精细化改进所有相关方面,才能获得最出色的结果。
如欲了解有关赛灵思功率优化的低成本无线解决方案的更多详情,敬请访问:www.xilinx.com/esp/wireless。
基于赛灵思 FPGA 的设计可充分利用业界领先的功能密度和高级无线电算法(如 DPD)来最小化外部电路并降低功率放大器的功耗,从而将整个系统的功耗降至最低。
全球领先的传感器与功率IC解决方案供应商Allegro MicroSystems(纳斯达克:ALGM)于7月31日披露截至2025年6月27日的2025财年第一季度财务报告。数据显示,公司当季实现营业收入2.03亿美元,较去年同期大幅提升22%,创下历史同期新高。业绩增长主要源于电动汽车和工业两大核心板块的强劲需求,其中电动汽车相关产品销售额同比增长31%,工业及其他领域增速高达50%。
受强劲的人工智能(AI)需求驱动,全球存储芯片市场格局在2025年第二季度迎来历史性转折。韩国SK海力士凭借在高带宽存储器(HBM)领域的领先优势,首次超越三星电子,以21.8万亿韩元的存储业务营收问鼎全球最大存储器制造商。三星同期存储业务营收为21.2万亿韩元,同比下滑3%,退居次席。
8月1日,英伟达官网更新其800V高压直流(HVDC)电源架构关键合作伙伴名录,中国氮化镓(GaN)技术领军企业英诺赛科(Innoscience)赫然在列。英诺赛科将为英伟达革命性的Kyber机架系统提供全链路氮化镓电源解决方案,成为该名单中唯一入选的中国本土供应商。此重大突破性合作直接推动英诺赛科港股股价在消息公布当日一度飙升近64%,市场反响热烈。
全球领先的功率半导体解决方案供应商MPS(Monolithic Power Systems)于7月31日正式公布截至2025年6月30日的第二季度财务报告。数据显示,公司本季度业绩表现亮眼,多项核心指标实现显著增长,并释放出持续向好的发展信号。
贸泽电子(Mouser Electronics)于2025年8月正式推出工业自动化资源中心,为工程技术人员提供前沿技术洞察与解决方案库。该平台整合了控制系统、机器人技术及自动化软件的最新进展,旨在推动制造业向智能化、可持续化方向转型。