手机端
or

欢迎您加入我爱方案网QQ群

1.智能产品外包服务群(311606115)
2.嵌入式项目开发群(491609563)

赛灵思2012 CCBN上展示
160通道EdgeQAM 解决方案及全面的广播开发平台

我爱方案网| 赛灵思,2012 CCBN| 2012-03-27
216 收藏
分享到: 
每日精选
热门推荐

新闻事件:
    *  赛灵思2012 CCBN上展示160通道EdgeQAM 解决方案及全面的广播开发平台
事件影响:
    *  赛灵思是全球可编程平台领导厂商
    *  帮助制造商从3DTV向数字影院(4K2K)和超高画质视频演进
    *  大幅降低整体资本支出和运营支出

全球可编程平台领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX)于 3 月 21 日至 23 日在北京举办的第二十届中国国际广播电视信息网络展览会 (CCBN 2012),全面展示其越来越受市场青睐的可编程解决方案,致力于推动广播电视应用的新一轮创新。在本次展会上您将看到赛灵思全球领先的可编程技术为中国及全球广电行业带来的灵活可扩展的广播电视解决方案,其中包括最新的160通道EdgeQAM 解决方案、全面的实时视频处理开发套件,以及赛灵思半导体领域最新的28nm系列产品应用。

赛灵思是全球可编程平台领导厂商,长期以来赛灵思为高端专业广播采集、传输和显示系统提供了出色的可扩展性、灵活性和可重新配置能力。赛灵思可编程解决方案支持最新标准、接口和编解码器的快速采用和迁移,帮助制造商从3DTV向数字影院(4K2K)和超高画质视频演进,并大幅降低他们的整体资本支出和运营支出。

在2012 CCBN展会期间, 赛灵思公司将展示多款可编程平台。这些平台可协助广播设备制造商开发出既能通过传统 SD/HD/3G-SDI 和 AES3 连接传输内容,又能在保持最高视频质量的情况下与 VoIP 网络桥接的系统。重点展示了基于单芯片的有线电视调制技术方案。 该方案实现了有线电视行业第一个用单个射频端口支持多达 160 个正交幅度调制 (QAM )信道的160通道EdgeQAM 方案。 与此同时,赛灵思还展示了无需外置VCXO的低成本SDI接口环回方案,以及赛灵思 基于Spatan-6/Virtex-6的实时视频处理目标设计平台。

赛灵思公司亚太区渠道销售总监林世兆 表示,“3DTV等快速发展的标准、数字影院、先进音频,以及消费者追逐最新技术产品所带来的更高带宽需求,都是推动广播行业越来越多引入可编程解决方案的强劲动力。借助可编程方案,可以让制造商们快速适应变化,获得更多的竞争优势,并且可以延长产品的使用寿命。”他还说,“对于那些目前正在寻求比ASIC或ASSP更便宜、风险更低而且功能更多解决方案的所有广播和音频设备制造商,以及希望替换DSP芯片,以降低总成本、功耗和BOM成本的音频设计人员来说, 赛灵思的这些广播音频视频解决方案都将是很好的选择”。

赛灵思公司全球广播电视部门高级技术营销经理酆毅表示,“赛灵思致力于为广播电视行业提供覆盖从视频采集端的摄像机到消费端的电视机的端到端解决方案。 针对视频信号链路、视频处理,视频传输,赛灵思提供了灵活的芯片及IP捆绑的完整解决方案。 基于赛灵思全球领先的6系列和7系列FPGA, 赛灵思为行业提供了理想的广播开发平台”。

赛灵思现场展览演示活动包括:

160通道EdgeQAM 方案     
 
                                                       
这是基于单芯片的有线电视头端高密度正交幅度调制 (QAM )技术方案。该方案是在基于赛灵思 28nm 7 系列 FPGA上实现的。该技术让多系统运营商 (MSO) 能够通过现有有线电视前端系统提供更丰富的三重播放业务。Edge QAM 平台不仅能帮助设计人员评估 IP,而且还能对与其设备设计相关的初始概念验证进行仿真。该演示平台采用经过优化的高性能低功耗 28nm 工艺技术实现的 Kintex™-7 FPGA。此外,该演示平台还采用了 美国模拟器件公司(ADI)和美信( Maxim )公司的高速 DAC 以及 RADX Technologies 的评估 IP 核(J.83 Annex A/B/C、Frequency-Agile Digital Up Converter [DUC] 以及 美国模拟器件公司和 美信高速 DAC 的数字预失真模块),能够通过使用单个射频端口支持多达 160 个 QAM 信道。

无需外置VCXO的SDI环回方案

在这次国际广播电视设备展上,与会者看到一种全新的 参考设计,该参考设计使客户无需在多通道 SDI 设计中采用外置 VCXO,从而显著降低系统成本。该参考设计充分发挥赛灵思收发器的内置功能,让所有传输 SERDES 使用唯一的时钟速率,将 FPGA 系统时钟噪声与 SERDES 隔离开来,在以低抖动运行的同时不消耗额外的功耗。Virtex-6 FPGA、新一代 7 系列 FPGA 和 Zynq™ 可扩展处理平台均提供无 VCXO 的参考设计。

赛灵思 Spatan-6/Virtex-6实时视频处理目标设计平台

该平台由一个广播级质量的视频和影像处理 IP 包、支持 Virtex-6 FPGA 的参考设计和 Spartan-6 FPGA 广播连接套件组成,后者包括Xilinx® ISE® 设计套件嵌入式开发软件。IP 核、工具和硬件组合让设计人员能更加轻松地为支持各种 SD/HD/3D 格式、帧率和解析度的多种广播应用类型开发实时视频处理链。此套件的 FMC(FPGA 中间卡)连接器支持设计者面向IP视频以及其他需要实时性能的广播设计(包括突发新闻、现场直播活动和体育报道)接口而快速评估,并集成 了SD/HD/3G-SDI、AES3 音频、DVI、HDMI™、DisplayPort、10GbE(10 Gb 以太网)。此外,该套件也可用来创建数字影院和超高画质(或超级 HDTV)系统中需要最高视频质量和最高带宽的应用。

深圳市中电网络技术有限公司 Copyright© www.52solution.com 粤ICP备10202284号